Descripción
El dispositivo CoolRunner-II de 64 macroceldas está diseñado para aplicaciones de alto rendimiento y bajo consumo.Esto brinda ahorros de energía a los equipos de comunicación de alta gama y alta velocidad a los dispositivos que funcionan con baterías.Debido al modo de espera de bajo consumo y al funcionamiento dinámico, se mejora la fiabilidad general del sistema.Este dispositivo consta de cuatro bloques de funciones interconectados por una matriz de interconexión avanzada (AIM) de baja potencia.El AIM alimenta 40 entradas verdaderas y complementarias a cada bloque de funciones.Los bloques de funciones consisten en un PLA de 40 por 56 P-term y 16 macroceldas que contienen numerosos bits de configuración que permiten modos de operación combinados o registrados.Además, estos registros pueden restablecerse o preestablecerse globalmente y configurarse como un flip-flop D o T o como un latch D.También hay múltiples señales de reloj, tipos de términos de productos tanto globales como locales, configurados por macrocelda.Las configuraciones de pines de salida incluyen límite de velocidad de giro, retención de bus, pull-up, drenaje abierto y tierras programables.Una entrada de disparador Schmitt está disponible por pin de entrada.Además de almacenar estados de salida de macrocelda, los registros de macrocelda se pueden configurar como registros de "entrada directa" para almacenar señales directamente desde los pines de entrada.El cronometraje está disponible de forma global o por bloques de funciones.Hay tres relojes globales disponibles para todos los bloques de funciones como fuente de reloj síncrono.Los registros de macrocelda se pueden configurar individualmente para encenderse en el estado cero o uno.También está disponible una línea de control de configuración/reinicio global para establecer o restablecer de forma asincrónica los registros seleccionados durante la operación.Se pueden formar señales adicionales de reloj local, habilitación de reloj síncrono, configuración/reinicio asíncrono y habilitación de salida usando términos de producto por macrocelda o por bloque de funciones.También está disponible una función biestable DualEDGE por macrocelda.Esta característica permite una operación síncrona de alto rendimiento basada en un reloj de baja frecuencia para ayudar a reducir el consumo total de energía del dispositivo.El CPLD CoolRunner-II de 64 macroceldas es compatible con E/S con LVTTL estándar y LVCMOS18, LVCMOS25 y LVCMOS33.Este dispositivo también es compatible con 1.5VI/O con el uso de entradas de disparador Schmitt.Otra característica que facilita la traducción de voltaje es el banco de E/S.Hay dos bancos de E/S disponibles en el dispositivo de macroceldas CoolRunner-II 64A que permiten una fácil interfaz con dispositivos de 3,3 V, 2,5 V, 1,8 V y 1,5 V.
Especificaciones: | |
Atributo | Valor |
Categoría | Circuitos Integrados (CI) |
Embebidos: CPLD (dispositivos lógicos programables complejos) | |
Fabricante | Xilinx Inc. |
Serie | CoolRunner II |
Paquete | Bandeja |
Estado de la pieza | Activo |
Tipo programable | En Sistema Programable |
Tiempo de retardo tpd(1) Máx. | 6,7 ns |
Suministro de voltaje: interno | 1,7 V ~ 1,9 V |
Número de elementos lógicos/bloques | 4 |
Número de macroceldas | 64 |
Número de puertas | 1500 |
Número de E/S | 64 |
Temperatura de funcionamiento | 0°C ~ 70°C (TA) |
Tipo de montaje | Montaje superficial |
Paquete / Caja | 100-TQFP |
Paquete de dispositivo del proveedor | 100-VQFP (14x14) |
Número de producto básico | XC2C64 |